DEC Alpha
(Alpha (CPU) から転送)
出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2023/07/28 06:33 UTC 版)
DEC Alphaは、Alpha AXPとしても知られ、ディジタル・イクイップメント・コーポレーション (DEC) の64ビットRISC命令セットアーキテクチャ (ISA) であり、32ビットVAX CISC ISA とその実装を置換すべく設計された。AlphaはDECがマイクロプロセッサとして実装し生産した。Alphaマイクロプロセッサは特にDECのワークステーションやサーバに使用され、ミッドレンジ以上のあらゆるコンピュータで採用された。サードパーティもAlphaを使ったシステムを製造しており、PCのフォームファクタのマザーボードなども作られた。
- ^ Bolotoff, Paul V. (2005年4月14日). “Alpha: The History in Facts and Comments”. Alasir. 2012年5月16日閲覧。
- ^ “Alpha RetainTrust products”. HP. 2012年5月16日閲覧。
- ^ Espasa, Roger; Ardanaz, Federico; Gago, Julio; Gramunt, Roger; Hernandez, Isaac; Juan, Toni; Emer, Joel; Felix, Stephen; Lowney, Geoff; Mattina, Matthew; Seznec, Andre (2002). "Tarantula: A Vector Extension to the Alpha Architecture". In Danielle C. Martin (ed.). Proceedings: 29th Annual International Symposium on Computer Architecture (ISCA '02). 29th Annual International Symposium on Computer Architecture (ISCA '02). Joe Daigle/Studio Productions. Los Alamitos, Calif: IEEE Computer Society. pp. Page(s): 281–292. doi:10.1109/ISCA.2002.1003586. ISBN 0-7695-1605-X。
- ^ Gronowski, et al.; Bowhill, W.J.; Donchin, D.R.; Blake-Campos, R.P.; Carlson, D.A.; Equi, E.R.; Loughlin, B.J.; Mehta, S. et al. (1996). “A 433-MHz 64-b quad-issue RISC microprocessor”. IEEE Journal of Solid-State Circuits 31 (11): 1687–1696. doi:10.1109/JSSC.1996.542313.
- ^ Gwennap, Linley (18 November 1996). "Digital, MIPS Add Multimedia Extensions". Microprocessor Report.
- ^ Popovich, Ken (2001年6月28日). “Alpha proved costly for Compaq”. www.zdnet.co.uk. ZDNet. 2009年5月1日閲覧。
- ^ In the context of cache memory, 1 KB = 1024 bytes; 1 MB = 1024 KB
- ^ a b c d e Paul V. Bolotoff (21st of April 2007). “Alpha: The History in Facts and Comments”. 2008年11月22日閲覧。
- ^ a b c d e “三菱電機とDEC、共同でパソコン向け低価格Alphaプロセッサを開発、6月より出荷”. PC Watch (1997年3月19日). 2012年8月23日閲覧。
- ^ David Mosberger. “Overview of Alpha Family”. 2009年12月9日閲覧。
- ^ SPEC CPU95 Results
- ^ Reinhardt Krause. "DEC launching Alpha board push". Electronic News, April 4, 1994.
- ^ Los Alamos National Laboratories (2002年). “The ASCI Q System: 30 TeraOPS Capability at Los Alamos National Laboratory”. 2010年6月6日閲覧。
- Alpha (CPU)のページへのリンク