ETL Mark IVとは? わかりやすく解説

ETL Mark III

(ETL Mark IV から転送)

出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2019/10/05 07:00 UTC 版)

ナビゲーションに移動 検索に移動

ETL Mark IIIは、1950年代に当時の電気試験所(電総研を経て現・産総研)が開発した、日本初のトランジスタ式コンピュータである。

歴史

ETL Mark III

1954年、電気試験所に米国留学から帰国した和田弘を部長とする電子部が創設された。1948年に発明されたトランジスタを研究する部門であったが、その中の回路技術研究室の高橋茂、西野博二らは1955年からトランジスタによるコンピュータの開発に着手した。

当時はトランジスタ自体が開発初期の時代であり、使用するトランジスタ数を抑えるため、トランジスタ数の多くなる静的論理方式ではなく動的論理方式を採用した。また論理演算はダイオード論理で行い、トランジスタは増幅のみに使うDiode-transistor logic(DTL)方式である。これは真空管式という違いはあるがSEACと同様の方式である。また、研究試作ということで16ビットワードとし、除算回路も浮動小数点演算回路も持たない構成でトランジスタ数を減らした。記憶装置としては、水銀遅延線の扱いにくさを回避するため、光学ガラスを媒質とした遅延線メモリ(128ワード)を使用している。

1956年7月には動作するようになり、日本での電子計算機としてはFUJICに次いで二番目、トランジスタ計算機としては日本初であった。世界的に見ても最初期のトランジスタ計算機である(トランジスタ・コンピュータ#その他の初期の装置等を参照)。

ETL Mark IV

Mark III は点接触型トランジスタを使用していて、動作は高速(加算時間は0.56ms)だったが、点接触型トランジスタの信頼性の低さに由来する故障が多かった。そこで、速度は犠牲になるが、信頼性を高めるために接合型トランジスタを使用した Mark IV の開発が始められた(すぐに接合型トランジスタの性能は向上したが、この時にはまだ接合型トランジスタは点接触型トランジスタより遅かった)。商用化を考慮し、事務用途で使われることを想定して、BCDを基本方式としている。メモリアドレスまでBCD三桁で表現していた。メモリは、クロックが遅いため不利になる遅延式は止め、磁気ドラムメモリを使用した。機械部分はジャイロコンパスで高速回転体の経験のある北辰電機製作所に、磁性体はテープレコーダー東通工に開発させた。容量は1000ワード(1ワードはBCD6桁、つまり24ビット)とした。1957年11月に完成し、これをもとに電機メーカー各社が製品化している(後述)。また、Mark IV を利用した機械翻訳機「やまと」が開発された。その過程で文字認識装置も開発されている。

ETL Mark IVベースで製品化されたマシン
同機からの技術導入で製作されたマシン

ETL Mark V以降

ETL Mark V
電気試験所内の計算機需要が高まって、浮動小数点演算回路を持つマシンとして設計。製造は日立製作所が担当し、1960年5月に完成している。HITAC 102は、これをベースで製品化されたマシンである。
ETL Mark 4A
さらに改良が続けられ、後に第五世代コンピュータ計画の中心となった渕一博が加わり、ワード長をBCD6桁から8桁に拡大しインデックスレジスタを追加。さらに記憶装置を磁気コアメモリにして1959年開発され、性能が十倍になった。
ETL Mark 4B
各種入出力装置を接続するための専用計算機として1961年開発。Mark 4A と接続してマルチプロセッサシステムを構成している。
ETL Mark VI
超大型コンピュータの研究のため、1959年ごろから研究開始。この過程で様々な新方式を生み出し、後の日本のコンピュータ産業の礎となった。1965年に完成し、電気試験所でのコンピュータ開発は役目を終えた。

Mark I, II

ETL Mark II。国立科学博物館の展示。

数字としてはMark III以前にMark IとMark IIがあることになるが、ETL Mark IとMark IIはリレーを利用しており「電子」計算機ではない。リレーの特性のために非同期論理回路を採用するなど、Mark III以降とは繋がらない点も多い。

参考文献

  • 『国産コンピュータはこうして作られた』相磯秀夫(他編)、共立出版(1985年)、ISBN 4-320-02278-5

ETL Mark IV

出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2019/10/05 07:00 UTC 版)

ETL Mark III」の記事における「ETL Mark IV」の解説

Mark III点接触型トランジスタ使用していて、動作高速加算時間は0.56ms)だったが、点接触型トランジスタ信頼性低さ由来する故障多かった。そこで、速度犠牲になるが、信頼性高めるために接合型トランジスタ使用した Mark IV開発始められた(すぐに接合型トランジスタ性能向上したが、この時にはまだ接合型トランジスタ点接触型トランジスタより遅かった)。商用化考慮し事務用途使われることを想定してBCD基本方式としている。メモリアドレスまでBCD三桁表現していた。メモリは、クロックが遅いため不利になる遅延式は止め磁気ドラムメモリ使用した機械部分ジャイロコンパス高速回転体経験のある北辰電機製作所に、磁性体テープレコーダー東通工開発させた。容量1000ワード(1ワードはBCD6、つまり24ビット)とした。1957年11月完成し、これをもとに電機メーカー各社製品化している(後述)。また、Mark IV利用した機械翻訳機「やまと」が開発された。その過程文字認識装置開発されている。 ETL Mark IVベース製品化されたマシン 日本電気NEAC-22011958年NEAC-22021959年NEAC-22031959年日立製作所HITAC 3011959年HITAC 5011960年松下通信工業MADIC-1 (1959年同機からの技術導入製作されマシン 北辰電機製作所HOC 1001958年HOC 2001960年

※この「ETL Mark IV」の解説は、「ETL Mark III」の解説の一部です。
「ETL Mark IV」を含む「ETL Mark III」の記事については、「ETL Mark III」の概要を参照ください。

ウィキペディア小見出し辞書の「ETL Mark IV」の項目はプログラムで機械的に意味や本文を生成しているため、不適切な項目が含まれていることもあります。ご了承くださいませ。 お問い合わせ


英和和英テキスト翻訳>> Weblio翻訳
英語⇒日本語日本語⇒英語
  

辞書ショートカット

すべての辞書の索引

「ETL Mark IV」の関連用語

ETL Mark IVのお隣キーワード
検索ランキング

   

英語⇒日本語
日本語⇒英語
   



ETL Mark IVのページの著作権
Weblio 辞書 情報提供元は 参加元一覧 にて確認できます。

   
ウィキペディアウィキペディア
All text is available under the terms of the GNU Free Documentation License.
この記事は、ウィキペディアのETL Mark III (改訂履歴)の記事を複製、再配布したものにあたり、GNU Free Documentation Licenseというライセンスの下で提供されています。 Weblio辞書に掲載されているウィキペディアの記事も、全てGNU Free Documentation Licenseの元に提供されております。
ウィキペディアウィキペディア
Text is available under GNU Free Documentation License (GFDL).
Weblio辞書に掲載されている「ウィキペディア小見出し辞書」の記事は、WikipediaのETL Mark III (改訂履歴)の記事を複製、再配布したものにあたり、GNU Free Documentation Licenseというライセンスの下で提供されています。

©2025 GRAS Group, Inc.RSS