電界効果テトロードとは? わかりやすく解説

Weblio 辞書 > 辞書・百科事典 > 百科事典 > 電界効果テトロードの意味・解説 

電界効果テトロード

出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2022/12/19 09:24 UTC 版)

電界効果テトロード[1](でんかいこうかテトロード、Field-effect tetrode)は、2つの電界効果チャネルを背中合わせに作り、その間を接合した半導体素子である。

各チャンネルが他のチャンネルのゲートとなるため、特定のゲート端子を持たない4端子デバイスであり[2]、電圧条件によって他のチャンネルが流す電流が変調される[3]

電流-電圧関係

ここで、第1チャンネルの電圧を 、第2チャンネルの電圧を、第1チャンネルの電流を 、第2チャンネルの電流をとすると、次式が与えられる。

,


ここで、 はチャネルの低電圧コンダクタンス、 はピンチオフ電圧(各チャネルで同じと仮定)である。

応用

電界効果テトロードは、信号電圧によって抵抗値が変調されない、高直線性特性の電子可変抵抗器(ポテンショメータ)として使用することができる。

信号電圧はバイアス電圧、ピンチオフ電圧、接合部耐圧を超えることがあり、その限界は散逸に依存する。信号電流はチャネル抵抗に反比例して流れる。信号は空乏層を変調しないので、電界効果四極トランジスタは高い周波数で機能する。同調比は非常に大きくすることができ、対称的なピンチオフ条件では、高抵抗の限界はメガオームの域に達する[4]

脚注

  1. ^ Tetrode field-effect transistor, JEDEC definition
  2. ^ Raymond M. Warner Jr., ed (1965). Integrated Circuits: Design Principles and Fabrication. McGraw Hill. pp. 220–223 
  3. ^ Christopher G. Morris, ed (15 September 1992). Academic Press Dictionary of Science and Technology. Academic Press. p. 824. ISBN 9780122004001. https://archive.org/details/academicpressdic00morr 
  4. ^ Integrated Circuits: Design Principles and Fabrication. McGraw Hill. (1965). pp. 220–223 

参照




英和和英テキスト翻訳>> Weblio翻訳
英語⇒日本語日本語⇒英語
  
  •  電界効果テトロードのページへのリンク

辞書ショートカット

すべての辞書の索引

「電界効果テトロード」の関連用語

電界効果テトロードのお隣キーワード
検索ランキング

   

英語⇒日本語
日本語⇒英語
   



電界効果テトロードのページの著作権
Weblio 辞書 情報提供元は 参加元一覧 にて確認できます。

   
ウィキペディアウィキペディア
All text is available under the terms of the GNU Free Documentation License.
この記事は、ウィキペディアの電界効果テトロード (改訂履歴)の記事を複製、再配布したものにあたり、GNU Free Documentation Licenseというライセンスの下で提供されています。 Weblio辞書に掲載されているウィキペディアの記事も、全てGNU Free Documentation Licenseの元に提供されております。

©2025 GRAS Group, Inc.RSS