技術的課題とリスクとは? わかりやすく解説

Weblio 辞書 > 辞書・百科事典 > ウィキペディア小見出し辞書 > 技術的課題とリスクの意味・解説 

技術的課題とリスク

出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2021/10/17 06:08 UTC 版)

System-on-a-chip」の記事における「技術的課題とリスク」の解説

SoCには長所/短所があり、以下のような点が短所として挙げられる複雑化した開発過程開発期間長期化 仕様変更即応出来ない 設計失敗により再製作す場合リスク時間コスト面で過大 ダイ面積増大歩留まり低下 チップ製造単価の上少量品種への対応が難しい - 情報家電分野では製品寿命短命化とも関連 半導体プロセス微細化に伴うフォトマスク代の高騰(この問題SoC限らず集積回路全般DRAMアナログ回路混載する場合、以下の点も問題となる。 異なプロセス混載するため、工程フォトマスク増加製造コスト増大 歩留まり悪影響 これらの技術的課題リスクはあるが、半導体製造プロセス技術改善もとよりメソドロジー設計開発手法)の改善、これらを考慮した上で柔軟な仕様、DFT/DFM技術の発展などにより、克服されつつある。これらについてまったくノウハウ持たない場合は、依然としてリスク大きい。 また、これらの経緯から、大規模な集積回路製造方法対す別の手法求められ上記問題解決する手段としてSiP注目されはじめたSiP200x年前半実用化され、SoC弱点を補う形になっている。(2007年現在SoCSiPによって完全に否定されたわけではなく開発と製造順調に進めば量産効果によるコスト低減効果大きく状況によって使い分けたりSoCSiP組み合わせて用いたりする。

※この「技術的課題とリスク」の解説は、「System-on-a-chip」の解説の一部です。
「技術的課題とリスク」を含む「System-on-a-chip」の記事については、「System-on-a-chip」の概要を参照ください。

ウィキペディア小見出し辞書の「技術的課題とリスク」の項目はプログラムで機械的に意味や本文を生成しているため、不適切な項目が含まれていることもあります。ご了承くださいませ。 お問い合わせ


このページでは「ウィキペディア小見出し辞書」から技術的課題とリスクを検索した結果を表示しています。
Weblioに収録されているすべての辞書から技術的課題とリスクを検索する場合は、下記のリンクをクリックしてください。
 全ての辞書から技術的課題とリスクを検索

英和和英テキスト翻訳>> Weblio翻訳
英語⇒日本語日本語⇒英語
  

辞書ショートカット

すべての辞書の索引

「技術的課題とリスク」の関連用語

技術的課題とリスクのお隣キーワード
検索ランキング

   

英語⇒日本語
日本語⇒英語
   



技術的課題とリスクのページの著作権
Weblio 辞書 情報提供元は 参加元一覧 にて確認できます。

   
ウィキペディアウィキペディア
Text is available under GNU Free Documentation License (GFDL).
Weblio辞書に掲載されている「ウィキペディア小見出し辞書」の記事は、WikipediaのSystem-on-a-chip (改訂履歴)の記事を複製、再配布したものにあたり、GNU Free Documentation Licenseというライセンスの下で提供されています。

©2024 GRAS Group, Inc.RSS