SGMII
出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2020/11/22 16:30 UTC 版)
「Media-independent interface」の記事における「SGMII」の解説
serial gigabit media-independent interface (SGMII)はMIIの一種で、イーサネットMACブロックをPHYに接続するために使用される標準インタフェースである。これはギガビット・イーサネットに使用されるが、10/100 Mbit/sイーサネットも伝送できる。 TXとRXのデータおよびTXとRXのクロックには、625MHzのクロック周波数DDRの差動ペアを使用する。GMIIとの違いは、低消費電力でピン数の少ないシリアル8b/10bコードインタフェース(一般にSerDesと呼ばれる)である。送信パスと受信パスはそれぞれ、データ用に1つの差動ペアとクロック用に別の差動ペアを使用する。TX/RXクロックはデバイス出力で生成する必要があるが、デバイス入力ではオプションである(代わりにクロック回復を使用することもできる)。クロックは常に625MHzであるため、10/100 Mbit/sイーサネットは、データワードをそれぞれ100/10回複製することによって伝送される。
※この「SGMII」の解説は、「Media-independent interface」の解説の一部です。
「SGMII」を含む「Media-independent interface」の記事については、「Media-independent interface」の概要を参照ください。
- SGMIIのページへのリンク