画像処理ユニット(IPU)
出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2021/06/05 08:10 UTC 版)
「Pixel Visual Core」の記事における「画像処理ユニット(IPU)」の解説
IPU コアには、ステンシル プロセッサ(STP)、ライン バッファー プール(LBP)、NoC(英語版)がある。STPは主に、ステンシル計算(英語版)を実行できる処理要素(PE)の2次元SIMDアレイ、つまりピクセルの小さな近傍を提供する。シストリック アレイ(英語版)と波面計算に似ているように見えるが、STPには明示的なソフトウェア制御によるデータ移動がある。各PEは、2x 16ビット算術論理演算ユニット(ALU)、1x 16ビット積和演算ユニット(MAC)、10x 16ビットレジスタ、および10x 1ビット述語レジスタを備えている。
※この「画像処理ユニット(IPU)」の解説は、「Pixel Visual Core」の解説の一部です。
「画像処理ユニット(IPU)」を含む「Pixel Visual Core」の記事については、「Pixel Visual Core」の概要を参照ください。
- 画像処理ユニットのページへのリンク