SR3HXのデザインの要約
出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2021/06/05 08:10 UTC 版)
「Pixel Visual Core」の記事における「SR3HXのデザインの要約」の解説
SR3HX PVCは、64 ビットARMv8aのARM Cortex-A53(英語版) CPU、8x画像処理ユニット(IPU)コア、512MB LPDDR4(英語版)、MIPI、PCIeを備えている。IPUコアにはそれぞれ、16 x 16の2次元配列として配置された256の処理要素(PE)で構成される512のALUがある。これらのコアは、カスタムVLIW ISAを実行する。処理要素ごとに2つの16ビットALUがあり、independent、joined、fusedという3つの異なる方法で動作できる。SR3HX PVCは、28 nmプロセス(英語版)のHKMGプロセスを使用してTSMCによってSiPとして製造されている。これは、Intelとのパートナーシップで4年以上かけて設計された(コードネーム: Monette Hill)。Googleは、SR3HX PVCはSnapdragon 835(英語版)よりも7〜16倍エネルギー効率が高いと主張している。また、SR3HX PVCは1秒あたり3兆回の操作を実行できるため、HDR+はSnapdragon 835よりも5倍速く、10分の1未満のエネルギーで実行できる。画像処理用のHalide(英語版)と機械学習用のTensorFlowをサポートしている。現在のチップは426MHzで動作し、単一のIPUは1TeraOPS以上で実行できる。
※この「SR3HXのデザインの要約」の解説は、「Pixel Visual Core」の解説の一部です。
「SR3HXのデザインの要約」を含む「Pixel Visual Core」の記事については、「Pixel Visual Core」の概要を参照ください。
- SR3HXのデザインの要約のページへのリンク