SPARC_T5とは? わかりやすく解説

SPARC T5

出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2024/03/20 15:29 UTC 版)

SPARC T5
生産時期 2013年から2017年まで
CPU周波数 3.6 GHz
プロセスルール 28 nm から 28 nm
アーキテクチャ SPARC V9
コア数 16
前世代プロセッサ SPARC T4
次世代プロセッサ SPARC M7
L1キャッシュ 8×16+16 kB
L2キャッシュ 8×128 kB
L3キャッシュ 8 MB
テンプレートを表示

SPARC T5は、オラクルSPARC Tシリーズファミリの第5世代マルチコアマイクロプロセッサである[1]。2012年8月のHotChips 24で最初に発表され[2]、2013年3月にOracle SPARC T5サーバーで正式に導入された[3]。プロセッサは、シングルスレッドとマルチスレッド(チップあたり16コア、コアあたり8スレッド)両方で高いパフォーマンスを得られるよう設計された[4]

このプロセッサは、その前身であるSPARC T4プロセッサと同じSPARC S3コアの設計だが、28 nmプロセスで実装され、3.6GHzで動作する[5]。 S3コアは、ダイナミックスレッディングアウトオブオーダー実行を使用するデュアルイシューコアである[6]。そして、コアごとに1つの浮動小数点演算コプロセッサ (FPU) と専用の暗号化ユニットを1つ組み込んでいる[7]

64ビットSPARC V9ベースのプロセッサには、プロセッサあたり最大128スレッドをサポートする16コアがあり、8ソケットシステムで最大1,024スレッドまで拡張できる[4]。その他には、PCIeバージョン3.0のサポートと、新しいキャッシュコヒーレンスプロトコルなどが変更点となる[5]

SPARC T5とT4の比較

以下の表は、T5プロセッサチップとT4プロセッサチップのいくつかの違いを示している。

プロセッサ SPARC T5[4] SPARC T4[4]
システムあたりの最大チップ数 8 4
チップあたりのコア数 16 8
チップあたりの最大スレッド数 128 64
周波数 3.6 GHz 2.85-3.0 GHz
共有L3キャッシュ 8 MB 4 MB
チップあたりのMCU 4[8] 2[9]
MCUあたりの転送速度 12.8 Gbit/s[8] 6.4 Gbit/s[9]
プロセス技術 28 nm 40 nm
ダイサイズ 478 mm2 403 mm2
PCIe バージョン 3.0 2.0

SPARC T5には、プロセッサのハードウェアサポートと、新しい電源管理機能も導入されている。ユーザーは、システムが過熱および過電流イベントにどのように応答するかというポリシーを選択できる。動的な電圧および周波数スケーリング(別名DVFS)ポリシーは、ピーク周波数を維持するように、またはパフォーマンスと消費電力の間でトレードオフするように設定できる[5]

SPARC T5を搭載したシステム

SPARC T5プロセッサは、オラクルのエントリおよび中型のSPARC T5-2、T5-4、およびT5-8サーバーに搭載された。すべてのサーバで、同じプロセッサ周波数、チップあたりのコア数、およびキャッシュ構成を使用する[10]

T5プロセッサには、L2キャッシュを備えた16コアを共有L3キャッシュに接続するクロスバーネットワークが含まれている。マルチプロセッサキャッシュコヒーレンスは、ディレクトリベースのプロトコルを使用して維持する[5]。設計では、追加のシリコンなしで最大8つのソケットに拡張できる(グルー・ロジックなし)。SPARC T4システムで使用されていたスヌーピーベースのプロトコルは、メモリレイテンシを削減し、コヒーレンシ帯域幅の消費を低減するために置き換えられた[5][11]

関連項目

脚注

  1. ^ “High-Performance Security for Oracle WebLogic server Applications Using Oracle’s SPARC T5 and SPARC M5 Servers, White Paper”, www.oracle.com (Oracle Corporation), (May 2012), http://www.oracle.com/technetwork/articles/systems-hardware-architecture/security-weblogic-t-series-168447.pdf 
  2. ^ Timothy Prickett Morgan (4 September 2012), “Oracle hurls Sparc T5 gladiators into big-iron arena”, www.theregister.co.uk (The Register), https://www.theregister.co.uk/2012/09/04/oracle_sparc_t5_processor/ 
  3. ^ Timothy Prickett Morgan (26 March 2013), “Oracle's new T5 Sparcs boost scalability in chip and chassis”, www.theregister.co.uk (The Register), https://www.theregister.co.uk/2013/03/26/oracle_sparc_t5_m5_server/ 
  4. ^ a b c d “SPARC T4 Processor Data Sheet”, www.oracle.com (Oracle Corporation), http://www.oracle.com/us/products/servers-storage/servers/sparc-enterprise/t-series/sparc-t4-processor-ds-497205.pdf 
  5. ^ a b c d e John Feehrer; Sumti Jairath; Paul Loewenstein; Ram Sivaramakrishnan; David Smentek; Sebastian Turullols; Ali Vahidsafa (March–April 2013), IEEE Micro, vol. 33, no. 2, The Oracle Sparc T5 16-Core Processor Scales to Eight Sockets, pp. 48-57, IEEE Computer Society, ISSN 0272-1732, http://www.computer.org/csdl/mags/mi/2013/02/index.html 
  6. ^ “SPARC T5 Processor Data Sheet”, www.oracle.com (Oracle Corporation), http://www.oracle.com/us/products/servers-storage/servers/sparc/oracle-sparc/t5-processor-ds-1922863.pdf 
  7. ^ Manish Shah; Robert Golla; Gregory Grohoski; Paul Jordan; Jama Barreh; Jeff Brooks; Mark Greenberg; Gideon Levinsky et al. (March–April 2012), IEEE Micro, vol. 32, no. 2, Sparc T4: A Dynamically Threaded Server-on-a-Chip, pp. 8-19, IEEE Computer Society, http://www.computer.org/csdl/mags/mi/2012/02/index.html 
  8. ^ a b “Oracle's SPARC T5-2, SPARC T5-4, SPARC T5-8, and SPARC T5-1B Server Architecture, An Oracle White Paper, p. 29”, www.oracle.com (Oracle Corporation), (February 2014), http://www.oracle.com/technetwork/server-storage/sun-sparc-enterprise/documentation/o13-024-sparc-t5-architecture-1920540.pdf 
  9. ^ a b “Oracle's SPARC T4-1, SPARC T4-2, SPARC T4-4, and SPARC T4-1B Server Architecture, An Oracle White Paper, p. 28”, www.oracle.com (Oracle Corporation), (June 2012), http://www.oracle.com/technetwork/server-storage/sun-sparc-enterprise/documentation/o11-090-sparc-t4-arch-496245.pdf 
  10. ^ Jean Bozman (April 5, 2013), Oracle Launches T5 and M5 Servers: A New Generation of Oracle's SPARC/Solaris Servers, IDC, ISSN 0272-1732, http://www.idc.com/includes/pdf_download.jsp?containerId=lcUS24059113 
  11. ^ “SPARC T5 Deep Dive: An interview with Oracle's Rick Hetherington”, www.oracle.com (Oracle Corporation), http://www.oracle.com/us/corporate/innovation/sparc-t5-deep-dive/index.html 

外部リンク


SPARC T5

出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2021/04/09 00:07 UTC 版)

SPARC Tシリーズ」の記事における「SPARC T5」の解説

詳細は「SPARC T5」を参照 2013年3月26日オラクル新しいSPARC T5マイクロプロセッサベースにした最新SPARCサーバ発表したその時点で世界最速であるとされた。T5サーバでは、シングルソケットラックマウントサーバの設計廃止され新しい8ソケットラックマウントサーバが導入された。

※この「SPARC T5」の解説は、「SPARC Tシリーズ」の解説の一部です。
「SPARC T5」を含む「SPARC Tシリーズ」の記事については、「SPARC Tシリーズ」の概要を参照ください。

ウィキペディア小見出し辞書の「SPARC_T5」の項目はプログラムで機械的に意味や本文を生成しているため、不適切な項目が含まれていることもあります。ご了承くださいませ。 お問い合わせ


英和和英テキスト翻訳>> Weblio翻訳
英語⇒日本語日本語⇒英語
  

辞書ショートカット

すべての辞書の索引

「SPARC_T5」の関連用語

SPARC_T5のお隣キーワード
検索ランキング

   

英語⇒日本語
日本語⇒英語
   



SPARC_T5のページの著作権
Weblio 辞書 情報提供元は 参加元一覧 にて確認できます。

   
ウィキペディアウィキペディア
All text is available under the terms of the GNU Free Documentation License.
この記事は、ウィキペディアのSPARC T5 (改訂履歴)の記事を複製、再配布したものにあたり、GNU Free Documentation Licenseというライセンスの下で提供されています。 Weblio辞書に掲載されているウィキペディアの記事も、全てGNU Free Documentation Licenseの元に提供されております。
ウィキペディアウィキペディア
Text is available under GNU Free Documentation License (GFDL).
Weblio辞書に掲載されている「ウィキペディア小見出し辞書」の記事は、WikipediaのSPARC Tシリーズ (改訂履歴)の記事を複製、再配布したものにあたり、GNU Free Documentation Licenseというライセンスの下で提供されています。

©2025 GRAS Group, Inc.RSS