システムバス: Avalanche busとは? わかりやすく解説

Weblio 辞書 > 辞書・百科事典 > ウィキペディア小見出し辞書 > システムバス: Avalanche busの意味・解説 

システムバス: Avalanche bus

出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2020/11/19 08:04 UTC 版)

R10000」の記事における「システムバス: Avalanche bus」の解説

R10000システムバスAvalanche bus呼ばれる64ビットバスで、最高100MHzで駆動可能である。アドレスバスデータバス多重化していてアドレス転送サイクル使用するため、理論上最大帯域幅は800MB/sだが、実際ピーク帯域幅は640MB/sとなる。 システムインタフェース・コントローラは、最大4プロセッサまでの密結合対称型マルチプロセッシング (SMP) をサポートしている。外部バス制御ロジック追加すれば理論上数百プロセッサでも結合可能である。例えば、SGIOrigin 2000最大128プロセッサ搭載可能である(NUMA)。

※この「システムバス: Avalanche bus」の解説は、「R10000」の解説の一部です。
「システムバス: Avalanche bus」を含む「R10000」の記事については、「R10000」の概要を参照ください。

ウィキペディア小見出し辞書の「システムバス: Avalanche bus」の項目はプログラムで機械的に意味や本文を生成しているため、不適切な項目が含まれていることもあります。ご了承くださいませ。 お問い合わせ



英和和英テキスト翻訳>> Weblio翻訳
英語⇒日本語日本語⇒英語
  

辞書ショートカット

すべての辞書の索引

「システムバス: Avalanche bus」の関連用語

1
8% |||||

システムバス: Avalanche busのお隣キーワード
検索ランキング

   

英語⇒日本語
日本語⇒英語
   



システムバス: Avalanche busのページの著作権
Weblio 辞書 情報提供元は 参加元一覧 にて確認できます。

   
ウィキペディアウィキペディア
Text is available under GNU Free Documentation License (GFDL).
Weblio辞書に掲載されている「ウィキペディア小見出し辞書」の記事は、WikipediaのR10000 (改訂履歴)の記事を複製、再配布したものにあたり、GNU Free Documentation Licenseというライセンスの下で提供されています。

©2024 GRAS Group, Inc.RSS