アナログ集積回路の設計
出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2021/08/24 05:01 UTC 版)
アナログICの設計の流れは以下のように説明されることがある。 回路設計 → 機能設計 → レイアウト設計 → デザインルールチェック → 回路パラメータ抽出 → レイアウト・回路比較 → 寄生素子抽出 → ポストレイアウトシミュレーション デジタルICとは異なり、アナログICのレイアウト設計では、配置配線用CADツールが無いので、手作業でトランジスタ、抵抗、容量の形状や寸法を入力してを行うとされる。 デザインルールチェック(DRC)では、デザインルールが守られているか確認する。デザインルールチェックを行うためのCADツールとしてはケイデンス社のDraculaなどが知られている。 回路パラメータ抽出においては、レイアウト設計データからSPICE用のネットリストを抽出し、生成する。 レイアウト・回路比較では、上記のネットリストと回路設計時の回路図を比較する。二つが同一であれば良好であり、不良の場合は再度レイアウト設計をやり直す。
※この「アナログ集積回路の設計」の解説は、「回路設計」の解説の一部です。
「アナログ集積回路の設計」を含む「回路設計」の記事については、「回路設計」の概要を参照ください。
- アナログ集積回路の設計のページへのリンク