I/Oおよびソケット・インターフェース
出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2022/02/11 04:27 UTC 版)
「Bulldozer (マイクロアーキテクチャ)」の記事における「I/Oおよびソケット・インターフェース」の解説
HyperTransportテクノロジー リビジョン3.1(3.2GHz、6.4GT/s、25.6GB/sそして16ビット幅のリンク)[2010年3月にSocket G34のOpteronプラットホームにて「Magny-Cours」が、そして2010年6月Socket C32のOpteronプラットホームにて「Lisbon」がHY-D1リビジョンになって最初に実装された。] Socket AM3+ (AM3r2)942ピン, DDR3サポートのみ (マザーボードメーカーの選択にもよるが、もしBIOSアップデートが提供されている場合)、Socket AM3マザーボードとの下位互換性を維持する。しかしながら、これはAMDによって公式にサポートされていない; AM3+ マザーボードは、AM3プロセッサとの下位互換性がある。 サーバーセグメントには、既存のSocket G34(LGA1974)とSocket C32(LGA1207)が使用される。
※この「I/Oおよびソケット・インターフェース」の解説は、「Bulldozer (マイクロアーキテクチャ)」の解説の一部です。
「I/Oおよびソケット・インターフェース」を含む「Bulldozer (マイクロアーキテクチャ)」の記事については、「Bulldozer (マイクロアーキテクチャ)」の概要を参照ください。
- I/Oおよびソケット・インターフェースのページへのリンク