使用例インテル社のSocket 5およびSocket 7向けプロセッサで使用されていた方式である。Socket 8向けプロセッサの半数でも一部SPGAレイアウトが使用されていた。FCPGA
出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2016/12/14 03:06 UTC 版)
「Pin grid array」の記事における「使用例インテル社のSocket 5およびSocket 7向けプロセッサで使用されていた方式である。Socket 8向けプロセッサの半数でも一部SPGAレイアウトが使用されていた。FCPGA」の解説
"Flip-chip pin grid array"は、裸のインターポーザ上にフリップチップ実装したダイを樹脂封止し、周囲にピンを打ち込んだものである。フリップチップ技術の実用化によって実現した。放熱のためのヒートシンクなどを外付けする場合に、他の形式ではパッケージ上面がその固定圧力に対抗し支持できたが、FCPGAでは脆弱なダイが外力を直接受ける恐れが高く、バンパーを設けるなどの工夫が求められる。
※この「使用例インテル社のSocket 5およびSocket 7向けプロセッサで使用されていた方式である。Socket 8向けプロセッサの半数でも一部SPGAレイアウトが使用されていた。FCPGA」の解説は、「Pin grid array」の解説の一部です。
「使用例インテル社のSocket 5およびSocket 7向けプロセッサで使用されていた方式である。Socket 8向けプロセッサの半数でも一部SPGAレイアウトが使用されていた。FCPGA」を含む「Pin grid array」の記事については、「Pin grid array」の概要を参照ください。
- 使用例インテル社のSocket 5およびSocket 7向けプロセッサで使用されていた方式である。Socket 8向けプロセッサの半数でも一部SPGAレイアウトが使用されていた。FCPGAのページへのリンク