Power Architecture Power Architectureの概要

Power Architecture

出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2022/06/03 00:40 UTC 版)

ナビゲーションに移動 検索に移動
Power Architecture
開発者
ビット数 32ビット/64ビット(32 → 64)
発表 2005年
バージョン 2.06
デザイン RISC
タイプ Register-Register
エンコード Fixed/Variable
ブランチ Condition code
エンディアン Big/Bi
拡張 AltiVec, APU, DSP, Cell
オープン Yes
レジスタ
  • 32個の64/32ビット汎用レジスタ
  • 32個の64ビット浮動小数点数レジスタ
  • 32個の128ビットベクトルレジスタ
  • 32ビットのcondition code register
  • 32ビットのlink register
  • 32ビットのcount register
  • その他
Power Architectureの概要図
Power ISAの系統図

当初は32ビットであったが、後に64ビット化された。Power Architectureの普及団体はPower.orgで40を超える企業や組織が参加している。Power Architectureをベースにしたプロセッサには、POWERPowerPCPowerQUICCCellなどがある。

「Power Architecture」は、IBMの以前の世代の用語である「POWER architectures」とは異なる。「POWER architectures」は、IBMのPOWER、PowerPC、Cellなどの全製品の各アーキテクチャを幅広く含んだ、過去の用語である。「Power Architecture」は、プロセッサーアーキテクチャ、ソフトウェアツールチェーンコミュニティ、エンドユーザー用アプライアンスなどを含んだファミリーネーム(総称)であり、製品や技術の仕様を記述した厳密な用語ではない。


  1. ^ PowerPC Book E v.1.0”. IBM (2002年5月7日). 2007年3月16日閲覧。
  2. ^ PowerPC Architecture Book”. IBM (2003年12月10日). 2007年3月16日閲覧。
  3. ^ PowerPC Architecture Book, Version 2.02”. IBM (2005年2月24日). 2007年3月16日閲覧。
  4. ^ AMCC and Power Architecture technology”. IBM. 2008年2月24日閲覧。
  5. ^ Power.org initiative to advance community of electronics innovation”. Power.org (2004年12月2日). 2008年2月24日閲覧。
  6. ^ Cell BE Architecture v.1.0”. IBM (2006年3月10日). 2007年3月16日閲覧。
  7. ^ Eisen, L.; Ward, J. W.; Tast, H.-W.; Mading, N.; Leenstra, J.; Mueller, S. M.; Jacobi, C.; Preiss, J. et al. (2007-11). “IBM POWER6 accelerators: VMX and DFU”. IBM Journal of Research and Development 51 (6): 1–21. doi:10.1147/rd.516.0663. ISSN 0018-8646. https://ieeexplore.ieee.org/document/5388626. 
  8. ^ Support for POWER7 processors” (英語). www.ibm.com (2014年4月7日). 2022年4月14日閲覧。
  9. ^ Boersma, Maarten; Kroner, Michael; Layer, Christophe; Leber, Petra; Muller, Silvia M.; Schelm, Kerstin (2011-07). “The POWER7 Binary Floating-Point Unit”. 2011 IEEE 20th Symposium on Computer Arithmetic: 87–91. doi:10.1109/ARITH.2011.21. https://ieeexplore.ieee.org/document/5992113. 
  10. ^ servethehome (2019年8月19日). “IBM Power9 Advanced IO at Hot Chips 31” (英語). ServeTheHome. 2022年4月14日閲覧。
  11. ^ Rao, Rahul M.; Gonzalez, Christopher; Fluhr, Eric; Mathews, Abraham; Bianchi, Andrew; Dreps, Daniel; Wolpert, David; Lai, Eric et al. (2022-02). “POWER10™: A 16-Core SMT8 Server Processor With 2TB/s Off-Chip Bandwidth in 7nm Technology”. 2022 IEEE International Solid- State Circuits Conference (ISSCC) 65: 48–50. doi:10.1109/ISSCC42614.2022.9731594. https://ieeexplore.ieee.org/document/9731594. 
  12. ^ Introducing Zaius, Google and Rackspace’s open server running IBM POWER9” (英語). Google Cloud Blog. 2021年3月13日閲覧。
  13. ^ a b c 現在はPower Architecture版の対応中止
  14. ^ a b c オペレーティングシステムが開発中止


「Power Architecture」の続きの解説一覧



英和和英テキスト翻訳>> Weblio翻訳
英語⇒日本語日本語⇒英語
  

辞書ショートカット

すべての辞書の索引

「Power Architecture」の関連用語

Power Architectureのお隣キーワード
検索ランキング

   

英語⇒日本語
日本語⇒英語
   



Power Architectureのページの著作権
Weblio 辞書 情報提供元は 参加元一覧 にて確認できます。

   
ウィキペディアウィキペディア
All text is available under the terms of the GNU Free Documentation License.
この記事は、ウィキペディアのPower Architecture (改訂履歴)の記事を複製、再配布したものにあたり、GNU Free Documentation Licenseというライセンスの下で提供されています。 Weblio辞書に掲載されているウィキペディアの記事も、全てGNU Free Documentation Licenseの元に提供されております。

©2024 GRAS Group, Inc.RSS