Power Architecture
出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2022/06/03 00:40 UTC 版)
ナビゲーションに移動 検索に移動開発者 | |
---|---|
ビット数 | 32ビット/64ビット(32 → 64) |
発表 | 2005年 |
バージョン | 2.06 |
デザイン | RISC |
タイプ | Register-Register |
エンコード | Fixed/Variable |
ブランチ | Condition code |
エンディアン | Big/Bi |
拡張 | AltiVec, APU, DSP, Cell |
オープン | Yes |
レジスタ | |
Power アーキテクチャ |
---|
当初は32ビットであったが、後に64ビット化された。Power Architectureの普及団体はPower.orgで40を超える企業や組織が参加している。Power Architectureをベースにしたプロセッサには、POWER、PowerPC、PowerQUICC、Cellなどがある。
「Power Architecture」は、IBMの以前の世代の用語である「POWER architectures」とは異なる。「POWER architectures」は、IBMのPOWER、PowerPC、Cellなどの全製品の各アーキテクチャを幅広く含んだ、過去の用語である。「Power Architecture」は、プロセッサーアーキテクチャ、ソフトウェア、ツールチェーン、コミュニティ、エンドユーザー用アプライアンスなどを含んだファミリーネーム(総称)であり、製品や技術の仕様を記述した厳密な用語ではない。
- ^ “PowerPC Book E v.1.0”. IBM (2002年5月7日). 2007年3月16日閲覧。
- ^ “PowerPC Architecture Book”. IBM (2003年12月10日). 2007年3月16日閲覧。
- ^ “PowerPC Architecture Book, Version 2.02”. IBM (2005年2月24日). 2007年3月16日閲覧。
- ^ “AMCC and Power Architecture technology”. IBM. 2008年2月24日閲覧。
- ^ “Power.org initiative to advance community of electronics innovation”. Power.org (2004年12月2日). 2008年2月24日閲覧。
- ^ “Cell BE Architecture v.1.0”. IBM (2006年3月10日). 2007年3月16日閲覧。
- ^ Eisen, L.; Ward, J. W.; Tast, H.-W.; Mading, N.; Leenstra, J.; Mueller, S. M.; Jacobi, C.; Preiss, J. et al. (2007-11). “IBM POWER6 accelerators: VMX and DFU”. IBM Journal of Research and Development 51 (6): 1–21. doi:10.1147/rd.516.0663. ISSN 0018-8646 .
- ^ “Support for POWER7 processors” (英語). www.ibm.com (2014年4月7日). 2022年4月14日閲覧。
- ^ Boersma, Maarten; Kroner, Michael; Layer, Christophe; Leber, Petra; Muller, Silvia M.; Schelm, Kerstin (2011-07). “The POWER7 Binary Floating-Point Unit”. 2011 IEEE 20th Symposium on Computer Arithmetic: 87–91. doi:10.1109/ARITH.2011.21 .
- ^ servethehome (2019年8月19日). “IBM Power9 Advanced IO at Hot Chips 31” (英語). ServeTheHome. 2022年4月14日閲覧。
- ^ Rao, Rahul M.; Gonzalez, Christopher; Fluhr, Eric; Mathews, Abraham; Bianchi, Andrew; Dreps, Daniel; Wolpert, David; Lai, Eric et al. (2022-02). “POWER10™: A 16-Core SMT8 Server Processor With 2TB/s Off-Chip Bandwidth in 7nm Technology”. 2022 IEEE International Solid- State Circuits Conference (ISSCC) 65: 48–50. doi:10.1109/ISSCC42614.2022.9731594 .
- ^ “Introducing Zaius, Google and Rackspace’s open server running IBM POWER9” (英語). Google Cloud Blog. 2021年3月13日閲覧。
- ^ a b c 現在はPower Architecture版の対応中止
- ^ a b c オペレーティングシステムが開発中止
- 1 Power Architectureとは
- 2 Power Architectureの概要
- 3 用語
- 4 歴史
- 5 実装例
- 6 外部リンク
- Power Architectureのページへのリンク