「トランスレーション・ルックアサイド・バッファ」を解説文に含む見出し語の検索結果(1~10/46件中)
出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2017/08/09 14:54 UTC 版)「トランスレーション・ルックアサイド・バッファ」の記事における「MMUによるTLB管理の...
出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2017/08/09 14:54 UTC 版)「トランスレーション・ルックアサイド・バッファ」の記事における「ソフトウェアによるTLB...
出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2020/11/19 08:52 UTC 版)「POWER2」の記事における「P2SC」の解説P2SC (POWER2 Super C...
出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2021/03/28 10:14 UTC 版)「Alpha 21064」の記事における「アドレス演算ユニット」の解説アドレス演算ユニッ...
出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2021/07/24 20:24 UTC 版)「ページテーブル」の記事における「仮想記憶」の解説ワード長が32ビットのコンピュータにつ...
物理アドレス拡張(ぶつりあどれすかくちょう、Physical Address Extension)、略称、PAEはインテル社のIA-32アーキテクチャで4GiB以上のメモリを扱う技術。P6マイクロアー...
物理アドレス拡張(ぶつりあどれすかくちょう、Physical Address Extension)、略称、PAEはインテル社のIA-32アーキテクチャで4GiB以上のメモリを扱う技術。P6マイクロアー...
出典: フリー百科事典『ウィキペディア(Wikipedia)』 (2021/03/28 10:14 UTC 版)「Alpha 21064」の記事における「I-box」の解説I-box は制御装置であり...
POWER2生産時期1993年から設計者IBM生産者IBMCPU周波数55MHz から 160MHz (P2SE) アーキテクチャPOWER (32ビット)コア数1テン...
.mw-parser-output .hatnote{margin:0.5em 0;padding:3px 2em;background-color:transparent;border-bottom...
< 前の結果 | 次の結果 >