検索結果を絞り込む

本文・本体へのリンク

検索結果 855 件

  • サイズ特化型ベクトル化に基づく可変長ベクトル実行

    福原, 淳司, 岩澤, 京子, 滝本, 宗宏 情報処理学会論文誌プログラミング(PRO) 17 (1), 15-15, 2024-01-31

    RISC-Vベクトル拡張やARM社のSVEで採用されている可変長ベクトル命令を用いた並列演算が注目を集めている.固定長ベクトル命令が対応するベクトル長を持つCPUに対してしか動作しないのに対して,可変長ベクトル命令は異なるベクトル長を持つCPUに対して同一のバイナリで動作する.この利点を活かして,アプリケーションや実行環境ごとに最適なベクトル長で演算を行うことができる.しかし,従来の自動ベクトル…

    情報処理学会

  • A Multimode SHA-3 Accelerator based on RISC-V system

    Huynh Huu-Thuan, Dang Tan-Phat, Tran Tuan-Kiet, Hoang Trong-Thuc, Pham Cong-Kha IEICE Electronics Express advpub (0), 2024

    ...Furthermore, MS3 is integrated with the reduced instruction set computer five (RISC-V) system as a hardware accelerator via the TileLink bus....

    DOI

  • Emerging functions and clinical applications of exosomal microRNAs in diseases

    Ghafouri-Fard, Soudeh, Shoorei, Hamed, Dong, Peixin, Poornajaf, Yadollah, Hussen, Bashdar Mahmud, Taheri, Mohammad, Akbari Dilmaghani, Nader Non-coding RNA Research 8 (3), 350-362, 2023-09

    ...vesicles, demonstrates a disease-specific pattern reflecting pathogenic processes and may be employed as a diagnostic and prognostic marker. miRNAs may enter recipient cells through exosomes and generate a RISC...

    HANDLE

  • オペコードコンパクト化によるプロセッサの回路面積低減の評価

    吉澤, 翔悟, 武内, 良典 DAシンポジウム2023論文集 2023 71-77, 2023-08-23

    ...本研究では,オペコードをコンパクト化することでプロセッサの回路面積低減を行った.RISC-V の 32bit 版 I 拡張において,オペコードをコンパクト化することにより,実行サイクル数増加や機能縮小を伴わずに面積や静的消費電力を改善できることを確認した.また,RISC-Vはオープンであるため,悪質なバイナリコードを容易に生成することが可能である.しかし,コンパクト化する際に再定義したオペコードは独自...

    情報処理学会

  • RoCCアクセラレータを用いたRocket Chipによる複素数乗算の高速化

    津村, 雄太, 山下, 雄也, 岡田, 正純, 丹所, 良二, 外山, 正勝 第85回全国大会講演論文集 2023 (1), 1-2, 2023-02-16

    ...近年、オープンなISAであるRISC-Vが普及しつつある。RISC-Vはモジュール性の高いISAであり、カスタム化した専用命令を実装することができる。RISC-Vを実装したSoCの一つであるRocket Chipは、外部アクセラレータを簡易な方式で駆動することができる。この特長を活かして、Rocket Chipを用いたデジタル信号処理、特に高速フーリエ変換(FFT)の高速化を検討している。...

    情報処理学会

  • Thioxanthone-containing blue thermally activated delayed fluorescent emitter

    Natsuko Kanno, Yongxia Ren, Yu Kusakabe, Katsuaki Suzuki, Katsuyuki Shizu, Hiroyuki Tanaka, Yoshimasa Wada, Hiromichi Nakagawa, Jan Geldsetzer, Hironori Kaji Applied Physics Express 16 (1), 011006-, 2023-01-01

    ...We realized very large rate constants of RISC (<jats:italic>k</jats:italic> <jats:sub>RISC</jats:sub>s) of ∼10<jats:sup>7</jats:sup> s<jats:sup>−1</jats:sup>....

    DOI Web Site Web Site 参考文献35件

  • Linuxが稼働するRISC-VソフトプロセッサのFiC FPGAボードへの移植

    並木, 美太郎, 三好, 健文, 天野, 英晴 コンピュータシステム・シンポジウム論文集 2022 71-75, 2022-11-28

    ...近年,RISC-V と呼ばれるオープンソースのプロセッサが FPGA (Field Programmable Gate Array) と呼ばれるユーザが書き換え可能なハードウェアで利用できる.このようなハードウェアプラットフォームをシステムソフトウェア研究のプラットフォームとして利用したい.本報告では東工大吉瀬研究室が開発した Linux が稼働する RISC-V ソフトプロセッサを標準バスの AXI...

    情報処理学会

  • QUIC Cryption Offloading Based on NanoBPF

    Jichang Wang, Gaofeng Lv, Zhongpei Liu, Xiangrui Yang IEICE Proceeding Series 70 PS3-02-, 2022-09-28

    ...To overcome the limitation above, we proposed an offloading model named NanoBPF, based on the RISC multicore DPU....

    DOI

  • Rational Molecular Design Enables Efficient Blue TADF−OLEDs with Flexible Graphene Substrate

    Parisa Sharif, Eda Alemdar, Soner Ozturk, Omer Caylan, Tugba Haciefendioglu, Goknur Buke, Murat Aydemir, Andrew Danos, Andrew P. Monkman, Erol Yildirim, Gorkem Gunbas, Ali Cirpan, Ahmet Oral Advanced Functional Materials 32 (47), 2022-09-22

    ...Enabling effective reverse intersystem crossing (RISC) by minimizing the difference between singlet and triplet excited state energies (Δ<jats:italic>E</jats:italic><jats:sub>ST</jats:sub>) is proven to...

    DOI Web Site Web Site 被引用文献2件

  • An Efficient Resource Shared RISC-V Multicore Architecture

    ISLAM Md Ashraful, KISE Kenji IEICE Transactions on Information and Systems E105.D (9), 1506-1515, 2022-09-01

    <p>For the increasing demands of computation, heterogeneous multicore architecture is believed to be a promising solution to fulfill the edge computational requirement. In FPGAs, the heterogeneous …

    DOI Web Site 参考文献15件

  • パターン密度均一化に貢献するオンチップデカップリング容量セルの提案

    岡, 巧, 葛西, 瀬梨亜, 石田, 大和, 佐野, 文也, 今井, 雅, 金本, 俊幾 DAシンポジウム2022論文集 2022 207-211, 2022-08-24

    近年,気象・地象・生態系の観測用途のセンサノードや,ヘルスモニタリング機器の需要が増加している.これらの機器に組込まれるプロセッサは,低消費エネルギーで動作することが重要である.低消費エネルギー化の方策のひとつである低電源電圧化により,電源ノイズに対する許容値が減少する.また,低消費エネルギー化のもうひとつの方策であるプロセスの微細化に伴い,銅配線やコンタクトホールなどにおけるパターン密度の制約…

    情報処理学会

  • Rocket Chipへのカスタム命令追加設計支援プログラムの実装

    吉澤, 翔悟, 中尾, 怜史, 武内, 良典 DAシンポジウム2022論文集 2022 43-50, 2022-08-24

    ...本研究では,特定用途向けプロセッサ開発の支援を行うことを目的とし,汎用プロセッサの命令追加を効率的に行うための設計支援プログラムを Bash や Python で作成した.プロセッサの消費電力量を削減するには,カスタム命令を実装することが考えられる.RISC-V ISA を実装した Rocket Chip をベースとして積和演算を効率よく行うカスタム命令を実装し,シミュレーション,エミュレーションにより...

    情報処理学会

  • RISC-Vプロセッサにおける故障注入実験及び中性子照射実験の結果比較

    田上, 凱斗, 橋本, 昌宜 DAシンポジウム2022論文集 2022 221-226, 2022-08-24

    ...ディジタルシステムでは宇宙線によってソフトエラーと呼ばれる一過性のエラーが発生し,信頼性を低下させる要因となっている.ソフトエラーを再現する方法として,ソフトウェアを用いた故障注入とデバイスへの放射線照射の二つがある.本研究では,市販の RISC-V プロセッサボードを対象に,この二つの実験手法によって得られる結果の比較を行う.五つのベンチマークプログラムを用いてそれぞれの実験を行った.故障注入実験...

    情報処理学会

  • Machine Learning Based Hardware Trojan Detection Using Electromagnetic Emanation

    TAKAHASHI Junko, OKABE Keiichi, ITOH Hiroki, NGO Xuan-Thuy, GUILLEY Sylvain, SHRIVASTWA Ritu-Ranjan, AHMED Mushir, LEJOLY Patrick IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences E105.A (3), 311-325, 2022-03-01

    ...We have evaluated the performance of our method on a complex target design: RISC-V generic processor....

    DOI Web Site 参考文献20件

  • 組込みシステム向けにSDRAMを効率的に活用するベクトルメモリアクセス機構の設計

    岸本, 進太郎, 大津, 金光, 横田, 隆史, 小島, 駿 第84回全国大会講演論文集 2022 (1), 97-98, 2022-02-17

    ...独自ベクトル拡張を施したRISC-Vプロセッサに外部のメモリであるSDRAMからベクトルレジスタへデータを読み込むベクトルロード・ストア命令を行う機構を開発する。組込みシステムではメモリとのデータ転送幅が十分でないことが多く、効率的な転送を行う必要がある。本研究ではプロセッサからSDRAMへのアクセスの制御を行うメモリコントローラを導入する。...

    情報処理学会

  • 参照画像生成のための組み込みRISC-Vシステムの検討

    高島, 浩司, 伊与田, 健敏, 津田, 雄一 第84回全国大会講演論文集 2022 (1), 95-96, 2022-02-17

    ...小天体探査機と目標天体の正確な位置を把握することは重要であるが,遠方につれて推定位置の誤差が生まれてしまう.誤差を修正するために光学航法や画像航法が使用されている.はやぶさ2プロジェクトの場合,これらの処理は地上局で行われ,膨大な通信時間がかかる.更なる遠方探査を行う際は,地上局の処理を探査機内のシステムとして組み込むことは必要である.本研究では,RISC-Vコアで動く参照画像生成プログラムをRISC-V...

    情報処理学会

  • CORDIC Hardware Acceleration Using DMA-Based ISA Extension

    Erez Manor, Avrech Ben-David, Shlomo Greenberg Journal of Low Power Electronics and Applications 12 (1), 4-, 2022-01-15

    ...<jats:p>The use of RISC-based embedded processors aimed at low cost and low power is becoming an increasingly popular ecosystem for both hardware and software development....

    DOI Web Site 被引用文献2件

  • A Lightweight AES Coprocessor Based on RISC-V Custom Instructions

    Lihang Pan, Guoqing Tu, Shubo Liu, Zhaohui Cai, Xingxing Xiong Security and Communication Networks 2021 1-13, 2021-12-30

    ...Meanwhile, as one of the current research topics in the reduced instruction set computer (RISC), RISC-V provides a solid foundation for implementing domain-specific architecture (DSA)....

    DOI PDF XML 被引用文献1件

  • 汎用高位合成系をバックエンドとするRISC-V機械語からのバイナリ合成

    中道, 凌, 石浦, 菜岐佐, 近藤, 匠 DAシンポジウム2021論文集 2021 39-45, 2021-08-25

    ...本稿では,バイナリ合成系の容易な実装手法として汎用の高位合成システムをバックエンドとして利用する方法を提案し,これに基づいて RISC-V 機械語からのバイナリ合成系を実装する.本手法ではリンク済みの機械語プログラムを入力として与え,これを実行する CPU と機能等価なハードウェアの設計記述を合成する.この際,機械語プログラムから CDFG (control data flow graph) ではなく...

    情報処理学会

  • RISC-Vプロセッサに対するフォールトインジェクション実験の結果分析

    田上, 凱斗, 橋本, 昌宜 DAシンポジウム2021論文集 2021 173-178, 2021-08-25

    ...オープンソースの命令セットアーキテクチャである RISC-V が注目を集めており,今後高信頼システムにおいても利用の拡大が予想される.一方で,市販されているチップの実装では,ソフトエラーと呼ばれる一過性のビット反転に対する対策が取られておらず,その信頼性が低下する恐れがある.そこで本研究では市販の RISC-V プロセッサチップに対して,デバッガを用いてレジスタとデータメモリを対象にフォールトインジェクション...

    情報処理学会

  • 幅広い動作性能領域で最小エネルギー動作点を追跡するアルゴリズムの近似演算に基づく高効率実装

    園田, 翔也, 塩見, 準, 小野寺, 秀俊 DAシンポジウム2021論文集 2021 24-31, 2021-08-25

    ...する電源電圧としきい値電圧の組を最小エネルギー点とよぶ.本稿では,既存研究にて提案された幅広い動作性能領域で最小エネルギー点を追跡するアルゴリズムを,近似演算を用いて高効率に実装する手法を提案する.提案手法により,ソフトウェアで実装する場合にレイテンシを,ハードウェアで実装する場合にレイテンシと面積をそれぞれ削減できる.さらに,商用の 65-nm SOTB プロセスを用いて設計した 32-bit RISC...

    情報処理学会

  • TADF‐Type Organic Afterglow

    Xuepu Wang, Yan Sun, Guangming Wang, Jiuyang Li, Xun Li, Kaka Zhang Angewandte Chemie International Edition 60 (31), 17138-17147, 2021-06-27

    ...afterglow system enabled by TADF mechanism to realize afterglow quantum yields of 60–70 %, which features a moderate rate constant for reverse intersystem crossing (<jats:italic>k</jats:italic><jats:sub>RISC...

    DOI Web Site Web Site 被引用文献2件

  • Implications of early respiratory support strategies on disease progression in critical COVID-19: a matched subanalysis of the prospective RISC-19-ICU cohort

    Pedro D. Wendel Garcia, Hernán Aguirre-Bermeo, Philipp K. Buehler, Mario Alfaro-Farias, Bernd Yuen, Sascha David, Thomas Tschoellitsch, Tobias Wengenmayer, Anita Korsos, Alberto Fogagnolo, Gian-Reto Kleger, Maddalena A. Wu, Riccardo Colombo, Fabrizio Turrini, Antonella Potalivo, Emanuele Rezoagli, Raquel Rodríguez-García, Pedro Castro, Arantxa Lander-Azcona, Maria C. Martín-Delgado, Herminia Lozano-Gómez, Rolf Ensner, Marc P. Michot, Nadine Gehring, Peter Schott, Martin Siegemund, Lukas Merki, Jan Wiegand, Marie M. Jeitziner, Marcus Laube, Petra Salomon, Frank Hillgaertner, Alexander Dullenkopf, Hatem Ksouri, Sara Cereghetti, Serge Grazioli, Christian Bürkle, Julien Marrel, Isabelle Fleisch, Marie-Helene Perez, Anja Baltussen Weber, Samuele Ceruti, Katharina Marquardt, Tobias Hübner, Hermann Redecker, Michael Studhalter, Michael Stephan, Daniela Selz, Urs Pietsch, Anette Ristic, Antje Heise, Friederike Meyer zu Bentrup, Marilene Franchitti Laurent, Patricia Fodor, Tomislav Gaspert, Christoph Haberthuer, Elif Colak, Dorothea M. Heuberger, Thierry Fumeaux, Jonathan Montomoli, Philippe Guerci, Reto A. Schuepbach, Matthias P. Hilty, Ferran Roche-Campo Critical Care 25 (1), 2021-05-25

    <jats:title>Abstract</jats:title><jats:sec> <jats:title>Background</jats:title> <jats:p>Uncertainty about the optimal respiratory support strategies in critically ill …

    DOI PDF Web Site 被引用文献1件

  • RISC-VにおけるAES向けカスタム命令の試作と評価

    岡田, 正純, 山下, 雄也, 鈴木, 弘成, 外山, 正勝 第83回全国大会講演論文集 2021 (1), 11-12, 2021-03-04

    ...近年,オープンな命令セットアーキテクチャであるRISC-Vが注目されている.また,RISC-Vの特徴の一つであるカスタム命令の実装には,CPUアーキテクチャの用途に応じた処理性能の向上が期待されている.一方で,カスタム命令の実装による性能向上と回路規模の増加はトレードオフの関係にある.そのため,カスタム命令を設計をする際には,このトレードオフを理解しておく必要がある.そこで本稿ではAdvanced...

    情報処理学会

  • Heavy-Atom Effect Promotes Multi-Resonance Thermally Activated Delayed Fluorescence

    Tao Hua, Lisi Zhan, Nengquan Li, Zhongyan Huang, Xiaosong Cao, Zhengqi Xiao, Shaolong Gong, Changjiang Zhou, Cheng Zhong, Chuluo Yang ChemRxiv 2021-02-18

    ...The theoretical calculations and photoluminescence studies revealed that the sulfur-incorporated 2PTZBN enabled considerable rate constant of RISC (<jats:italic>k</jats:italic><jats:sub>RISC</jats:sub>...

    DOI PDF 被引用文献1件

  • 大学生におけるレジリエンスと外傷性ストレス反応の関連の検討

    早川 実桜, 伊藤 大輔, 石橋 正浩 日本心理学会大会発表論文集 85 (0), PD-063-PD-063, 2021

    ...大学生181名を対象に,外傷体験の有無,外傷体験の種類,PTSR(IES-R),レジリエンス(CD-RISC)を尋ねる質問紙調査を実施した。心的外傷体験者98名について,CD-RISC得点の平均を基準に2群に分類し,群を独立変数,IES-Rを従属変数とした<i>t</i>検定を行った。...

    DOI Web Site

  • Fixslicing AES-like Ciphers

    Alexandre Adomnicai, Thomas Peyrin IACR Transactions on Cryptographic Hardware and Embedded Systems 402-425, 2020-12-03

    ...Overall, we report that fixsliced AES-128 allows to reach 80 and 91 cycles per byte on ARM Cortex-M and E31 RISC-V processors respectively (assuming pre-computed round keys), improving the previous records...

    DOI Web Site 被引用文献1件

  • Fault Injection as an Oscilloscope: Fault Correlation Analysis

    Albert Spruyt, Alyssa Milburn, Łukasz Chmielewski IACR Transactions on Cryptographic Hardware and Embedded Systems 192-216, 2020-12-03

    ...Subsequently, we show the generic nature of our attacks by performing DPA on AES after applying FI attacks to several different targets (with AVR, 32-bit ARM and RISC-V CPUs), using different software...

    DOI Web Site 被引用文献1件

  • RVCoreP: An Optimized RISC-V Soft Processor of Five-Stage Pipelining

    MIYAZAKI Hiromu, KANAMORI Takuto, ISLAM Md Ashraful, KISE Kenji IEICE Transactions on Information and Systems E103.D (12), 2494-2503, 2020-12-01

    ...<p>RISC-V is a RISC based open and loyalty free instruction set architecture which has been developed since 2010, and can be used for cost-effective soft processors on FPGAs....

    DOI Web Site 被引用文献2件 参考文献8件

  • プロセッサ情報を用いたマルウェア検知機構のFPGA実装のための予備評価

    出口, 睦樹, 加藤, 雅彦, 小林, 良太郎 コンピュータセキュリティシンポジウム2020論文集 404-409, 2020-10-19

    通信機器に対するセキュリティ対策は、ソフトウェアが主流となっている。しかし、ハードウェア資源が少ないIoT機器ではソフトウェアでの対策は資源を圧迫し、現実的ではない。そこで我々はプロセッサ情報を用いたハードウェアによるマルウェア検知機構を提案し、シミュレーションによって有効性を確認している.本研究では提案機構をFPGA実装するための予備評価をおこなう.従来の提案機構で使用している割り算を用いた実…

    情報処理学会

  • RISC-V TEEを強化するためのSecure CoProcessorとそれを活用するソフトウェア

    須崎, 有康, 中嶋, 健太, 大居, 司, 永田, 貴彦, 菊池, 正史, 塚本, 明, 宮澤, 慎一, 磯部, 光平, 伊藤, 大輔, 木村, 貞弘, 安達, 浩次, 髙橋, 睦史 コンピュータセキュリティシンポジウム2020論文集 438-444, 2020-10-19

    近年TEE (Trusted Execution Environment) の活用が多くなっているが,厳密な鍵や証明書の管理を行うためには信頼の基点(Root of Trust) となるハードウェアが必要である.我々はオープンアーキテクチャのRISC-V を使い,Root of Trust を実現する32bit RISC-V Secure CoProcessor,およびTEE …

    情報処理学会

  • Trusted Execution Environmentの実装とそれを支える技術

    須崎 有康 IEICE FUNDAMENTALS REVIEW 14 (2), 107-117, 2020-10-01

    <p>現在のCPUではクリティカルな処理を既存のOSから物理的に隔離して実行するためにTrusted ExecutionEnvironment (TEE)機能が提供されている.有名なところではIntelのSGXやAMDのSEV,ArmのTrustZoneであるが,オープンアーキテクチャであるRISC-VでもTEE開発が進められている.残念ながらこれらのTEEの機能はCPUによって大きく異なる.T…

    DOI Web Site 被引用文献1件 参考文献21件

  • Experimentally Observed Reverse Intersystem Crossing‐Boosted Lasing

    Zhonghao Zhou, Chan Qiao, Kang Wang, Lu Wang, Jie Liang, Qian Peng, Zhiyou Wei, Haiyun Dong, Chuang Zhang, Zhigang Shuai, Yongli Yan, Yong Sheng Zhao Angewandte Chemie International Edition 59 (48), 21677-21682, 2020-09-23

    ...Benefiting from the suppression of triplet accumulations by RISC processes, a high‐repetition‐rate microlaser was achieved.</jats:p>...

    DOI Web Site Web Site ほか1件 被引用文献7件

  • Evaluating resilience as a predictor of outcomes in lung transplant candidates

    Yvonne Tran Bui, Matthew A. Hathcock, Roberto P. Benzo, Marie M. Budev, Satish Chandrashekaran, David B. Erasmus, Erika D. Lease, Deborah J. Levine, Karin L. Thompson, Bradley K. Johnson, Sheila G. Jowsey‐Gregoire, Cassie C. Kennedy Clinical Transplantation 34 (10), 2020-09-23

    ...RISC‐10 did not correlate with PACT or SIPAT; resilience may represent a novel risk factor.</jats:p></jats:sec>...

    DOI Web Site Web Site ほか1件 被引用文献1件

  • 幅広い動作性能領域で最小エネルギー動作を実現する電源電圧としきい値電圧の動的決定手法

    園田, 翔也, 塩見, 準, 小野寺, 秀俊 DAシンポジウム2020論文集 2020 52-58, 2020-08-31

    ...とよぶ.先行研究では,最小エネルギー点の追跡に反復的かつ微少量の電圧調節が必要になる,または追跡可能な動作性能領域が限られる課題があった.本稿では,要求遅延制約と電圧のルックアップテーブル,および MEP をモデル化した式に基づき,幅広い動作性能領域で 2-6 回の電圧調節により最小エネルギー点を追跡可能な手法を提案する.さらに,商用の 65 nm SOTB プロセスを用いて設計した 32bit RISC...

    情報処理学会

  • AIチップ設計拠点=新しいパラダイムの構築に向けて=

    内山, 邦男 DAシンポジウム2020論文集 2020 1-1, 2020-08-31

    ...Law が終わると予測され,それに同期してアーキテクチャや LSI 設計における新しいパラダイムが模索されている.技術の抜本的見直しを試みる IEEE の Rebooting Computing イニシアティブ,自ら AI チップを開発し自社のサービス基盤を強化する GAFA の動き,LSI 設計のオープン化を支援する DARPA の IDEA/POSH プロジェクト,オープンアーキテクチャの RISC-V...

    情報処理学会

  • Investigation of Strand-Selective Interaction of SNA-Modified siRNA with AGO2-MID

    Yukiko Kamiya, Yuuki Takeyama, Tomonari Mizuno, Fuminori Satoh, Hiroyuki Asanuma International Journal of Molecular Sciences 21 (15), 5218-, 2020-07-23

    ...Careful siRNA guide strand selection in the RNA-induced silencing complex (RISC) is important to increase the RNA interference (RNAi) activity as well as to reduce off-target effects....

    DOI Web Site 被引用文献2件 参考文献43件

  • RISC Conversions for LNS Arithmetic in Embedded Systems

    Peter Drahoš, Michal Kocúr, Oto Haffner, Erik Kučera, Alena Kozáková Mathematics 8 (8), 1208-, 2020-07-22

    ...In embedded systems for real-time control, the developed conversion algorithm can appear in two forms: as RISC conversions or as a simple RISC-based logarithmic addition.</jats:p>...

    DOI Web Site 被引用文献1件

  • Will RISC-V revolutionize computing?

    Samuel Greengard Communications of the ACM 63 (5), 30-32, 2020-04-20

    <jats:p>The open instruction set for microprocessors promises to reshape computing and introduce new, more powerful capabilities.</jats:p>

    DOI Web Site 被引用文献1件

  • miRNAの標的遺伝子を,クリック反応で釣り上げる

    村山 周平 ファルマシア 56 (8), 781-781, 2020

    ...MicroRNA(miRNA)はmRNA分解またはRNA誘導サイレンシング複合体(RISC)を介して,遺伝子の翻訳阻害・抑制する内因性調節因子である.また,20~25塩基対程度の大きさを有するノンコーディングRNAの一種でもある.miRNAの生理学的プロセスは,細胞の発生,分化,増殖,細胞死などに関与している.その作用は標的遺伝子との結合に大きく依存しているが,その結合はmiRNAと遺伝子で1対1のみで...

    DOI 医中誌

  • The Kendrick analysis for polymer mass spectrometry

    Thierry N.J. Fouquet Journal of Mass Spectrometry 54 (12), 933-947, 2019-12

    <jats:title>Abstract</jats:title><jats:p>The mass spectrum of a polymer often displays repetitive patterns with peak series spaced by the repeating unit(s) of the polymeric backbones, sometimes …

    DOI Web Site Web Site 被引用文献2件

  • 形状自在計算機システムのためのRISC-VホストCPUチップの設計

    門本, 淳一郎, 入江, 英嗣, 坂井, 修一 DAシンポジウム2019論文集 2019 107-111, 2019-08-21

    ...同士の誘導結合を利用したワイヤレスバスインタフェースによって複数チップレットを接続することで,隣接するチップ同士の相対角度が変化する実装や複雑な形状での実装,実装後のチップ交換が可能になる.これによってマイクロロボットやウェアラブルインタフェースといったアプリケーションに向けた形状自在かつ頑健な計算機システムが実現できる.本論文では,こうした形状自在計算機システムの実現に向け設計された,32bitのRISC-V...

    情報処理学会

  • Connor-Davidson Resilience Scale: validation study in a Portuguese sample

    Joana Faria Anjos, Maria João Heitor dos Santos, Maria Teresa Ribeiro, Sergio Moreira BMJ Open 9 (6), e026836-, 2019-06

    ...title>Objective</jats:title><jats:p>The objective of this paper was to evaluate the structural validity and convergent validity of the first Portuguese version of the Connor-Davidson Resilience Scale (CD-RISC...

    DOI Web Site 被引用文献1件

ページトップへ